基于UltraScale+FPGA可编程逻辑DCI互连盒设计

FPGA开发圈 2018-04-08 08:43 次阅读

作者:Faisal Dada 和 Adam Taylor

随着实施基于云的服务和机器到机器通信所产生的数据呈指数级增长,数据中心面临重重挑战。 

这种增长毫无减缓态势,有业界专家预测内部数据中心机器对机器流量将会超出所有其他类型流量多个数量级。这种显著增长给数据中心带来三个主要挑战:

● 数据速度 – 接收与处理数据所需的时间增强了数据的接收和处理能力,实现高速传输。这使数据中心可支持近乎实时的性能。

● 数据种类 – 从图像与视频这样的结构化数据到传感器与日志数据这样的非结构化数据,可将不同格式的数据传输进来。

● 数据量 – 所有用户提供的数据量。

对于众多应用来说,应对这些挑战需要数据中心之间的直接通信。例如,提供索引、分析、数据同步、备份与恢复服务。为支持数据中心间的通信,需要使用非常大的数据管道,同时,用于在这些管道间传输数据的网络通常称为数据中心互连 (DCI)。

DCI 发挥着举足轻重的作用,有助于数据中心部署规模扩展,支持更多数数据中心以在给定地理区域内铺开服务。当然,随着数据中心数量的增加,它们之间的互连程度也会随之增强。

要想在数据中心内实现 DCI,既可使用专用接口盒,也可使用传统的传输装置。使用专用接口盒能在外部数据中心(线路侧)与数据中心内部网络(客户侧)之间提供接口。

由于数据中心内存有敏感信息,例如财务信息、健康信息以及其他业务的关键信息,因而数据安全性至关重要。安全漏洞会让数据中心所有者丧失信心与信任并造成收入损失。最糟糕的是,如果安全漏洞十分显著,还可能造成法律或监管后果,从而影响运营。

因此,无论是在数据中心内部还是在数据中心间的传输过程中,信息安全保障都是头等大事。这就要求 DCI 实现方案能在数据进出数据中心时支持对数据进行加密或解密。

当前的 DCI 实现方案采用以下注册送38体验金之一:

● Bulk Layer 1 安全方案:利用类似于 AES256 的注册送38体验金对整个内容进行加密和认证。这是目前为止最具成本效益的方式,能为大型点对点数据管道提供安全性。

● IEEE 802.1 AE 定义的 MACsec:可对数据包进行单独加密,也可在硬件中轻松处理。MACsec 可在 Layer 2 中提供安全性。

在 DCI 互连盒中,通常只使用两种安全注册送38体验金中的一种。然而,随着数据中心数量的增加,找到可实现这两种安全方法的解决方案十分必要,让使用不同安全方法的数据中心间能够灵活地进行通信。这需要 DCI 平台具有灵活性且易于配置,可从支持一种安全解决方案到支持另一种安全解决方案。有了这种灵活性,使用不同厂商注册送38体验金的数据中心之间就能进行通信。

尽管新型数据中心的数量快速增加,但现有数据中心在线路侧与客户侧均有部署,故也采用全新的标准。DCI 互连盒必须足够灵活才能应对多个升级周期,跨越多代网络接口。升级网络设备的相关成本是这种跨代升级的部分推动力,例如,100Gbps 传输卡的成本是与它相似的切换端口成本的 100 倍。因此,从成本角度来看,每三年更换这些设备并不划算。该功能有助于数据中心运营商将 DCI 互连盒脱离升级周期。 

DCI 互连盒架构 

   

出于对不同的安全注册送38体验金与常规升级周期间歇的支持,DCI 互连盒架构需要能够适应部署功能要求,同时根据注册送38体验金与标准变化实现简单演进。 

图 1 - DCI 互连盒情景图

要想实现对标准的适应性并为演进发展提供支持,就需要可支持多种数字相干光学 (DCO) 线路侧接口的架构。越来越多地将 DCO 格式部署为可插拔格式,并且能够支持不同厂商线路侧接口的特性实现了最大的灵活性。

客户侧接口则需要支持 10GE 至 400GE 的以太网速率,以及像 FlexE 的更新标准。而要将客户侧与线路侧进行连接,所需的解决方案不仅要提供接口功能,还要能实现应用所需的安全解决方案。

诸如赛灵思 UltraScale+ FPGA 的可编程逻辑可为 DCI 互连盒设计人员提供多种优势。可编程逻辑 IO 的高灵活性能实现任意到任意系统间的接口功能,允许客户侧和线路侧接口具备必要的 PHY 支持。 

可编程逻辑的并行特性还可实现算法的流水线化,以获得最优吞吐量。得益于可编程逻辑架构的并行特性,因为消除了传统的系统瓶颈,该解决方案还具备更好的确定性。

此外,可编程逻辑也可实现现场升级,在采用标准时,可支持全新协议修订版本的部署。可编程逻辑的这种可升级能力使 DCI 盒可以具备应用所需特性。该变更可通过 SDN 控制器来编排,因此,基于 FPGA 的 DCI 盒极具可塑性。在当今 SDN 控制的网络环境中,这样一种基于应用的 DCI 盒特性会形成极大优势。

就 FPGA 应用的开发而言,存在多种可用来加速功能性的由高级软件定义的环境。它们包括 SDAccel™、SDNet™ 与 SDSoC™ 设计环境,统称为 SDx。这些环境支持使用高层次综合对 FPGA 应用进行开发。当与重配置加速栈 (Reconfigurable Acceleration Stack) 相结合时,开发人员就可以使用业界标准框架与库集成数据中心。

图 2 – SDx 开发环境

总 结 

     

数据中心正在经历显著增长,并通过使用 DCI 这样的注册送38体验金使之间的互连变得越来越紧密。DCI 互连盒可提供互连功能与数据事务处理的安全保护功能,同时还可在 DCI 与数据中心功能与标准演进发展的同时支持路径升级。 

FPGA,例如赛灵思 UltraScale+ 系列,可提供灵活的高性能解决方案,并可使用 SDx 工具链加速该解决方案的开发,提供高级设计环境。

FPGA开发圈 注册送38体验金专区

原文标题:使用 Xilinx 可编程逻辑实现数据中心互连

文章出处:【微信号:FPGA-EETrend,微信公众号:FPGA开发圈】欢迎添加关注!文章转载请注明出处。

关注澳门十三第送38元彩金发烧友微信

有趣有料的资讯及注册送38体验金干货

下载发烧友APP

打造属于您的人脉澳门十三第送38元彩金圈

关注发烧友课堂

锁定最新课程活动及注册送38体验金直播
收藏 人收藏
分享:

评论

相关推荐

FPGA学习:PLL硬核IP的配置和创建

下面我们来看本实例如何配置一个PLL硬核IP,并将其集成到工程中。如图8.18所示,在新建的工程中,....

发表于 04-24 11:30 38次阅读
FPGA学习:PLL硬核IP的配置和创建

FPGA学习:PLL分频计数的LED闪烁实例

输入FPGA引脚上的25MHz时钟,配置PLL使其输出4路分别为12.5MHz、25MHz、50MH....

发表于 04-24 11:20 21次阅读
FPGA学习:PLL分频计数的LED闪烁实例

学习FPGA的经验和教训

FPGA简单的说,就是现场可编程逻辑阵列。它的内部是逻辑单元,它们之间可以用线连接,至于以怎样的形式....

发表于 04-24 10:12 29次阅读
学习FPGA的经验和教训

求资料,小梅哥FPGA AC620

发表于 04-24 08:20 69次阅读
求资料,小梅哥FPGA AC620

魏少军教授:AI芯片三大问题 中国芯片产业快速增长背后的隐忧

芯片是实现AI的当然载体,清华大学魏少军教授指出,人工智能崛起的三个基本要素为算法、数据和算力。 A....

的头像 章鹰 发表于 04-23 13:43 1694次阅读
魏少军教授:AI芯片三大问题 中国芯片产业快速增长背后的隐忧

Xilinx发布单芯片SoC功能安全性解决方案 可缩短认证与开发时间 24个月

Zynq-7000 SoC是通过功能安全性权威机构TÜV莱茵评估,满足《IEC 61508国际标准·....

发表于 04-22 10:05 43次阅读
Xilinx发布单芯片SoC功能安全性解决方案 可缩短认证与开发时间 24个月

代码无报错,但是显示器无法显示图像,但是有一个如下的警告Warning (125092): Tcl Script File VGA_PLL.qip not found?

发表于 04-21 19:10 92次阅读
代码无报错,但是显示器无法显示图像,但是有一个如下的警告Warning (125092): Tcl Script File VGA_PLL.qip not found?

一种基于仿真测试平台的实物自动化测试环境

动态测试因测试实施过程中被测系统处于运行状态,能够较为准确地反映系统实际运行时的行为,因此在测试注册送38体验金....

一种基于仿真测试平台的实物自动化测试环境

一文解析初学者如何学习FPGA

FPGA作为一种高新注册送38体验金,由于其结构的特殊性,可以重复编程,开发周期较短,越来越受到澳门十三第送38元彩金爱好者的青睐....

的头像 澳门十三第送38元彩金发烧友网工程师 发表于 04-21 03:51 164次阅读
一文解析初学者如何学习FPGA

莱迪思发布全新FPGA设计软件_Lattice Radiant功能特性抢先看

莱迪思半导体公司推出全新的FPGA设计软件——Lattice Radiant,适用于需要开发低功耗嵌....

的头像 澳门十三第送38元彩金发烧友网工程师 发表于 04-21 03:13 184次阅读
莱迪思发布全新FPGA设计软件_Lattice Radiant功能特性抢先看

基于FPGA的移动目标实时定位跟踪系统

基于实时物体移动的静态图像背景中移动目标检测是计算机视觉领域的研究热点,在安防、监控、智能交通、机器....

发表于 04-20 15:50 83次阅读
基于FPGA的移动目标实时定位跟踪系统

零基础学FPGA设计难吗 FPGA基本知识介绍

很多初学者觉得学FPGA很难,需要很多的基础,得懂VERILOG设计、会画原理图,会画PCB,还有各....

发表于 04-20 15:41 116次阅读
零基础学FPGA设计难吗 FPGA基本知识介绍

FPGA设计之时序逻辑的模板

模块的模板包括了输入输出信号列表、信号定义,组合逻辑和时序逻辑等,这是一个模块常用的组件。学员只需要....

发表于 04-20 15:40 53次阅读
FPGA设计之时序逻辑的模板

AI进化速度惊人 Arm/赛灵思合力共推研华AI化生产线

人工智能(Artificial Intelligence, AI )无疑是近一两年来科技产业内最热门....

发表于 04-20 10:34 62次阅读
AI进化速度惊人  Arm/赛灵思合力共推研华AI化生产线

电源与规定的电流阶跃测试方案

许多应用处理器均需要现场可编程门阵列(FPGA)、专用集成电路(ASIC)和其它大功率中央处理器(C....

的头像 澳门十三第送38元彩金设计 发表于 04-20 09:18 708次阅读
电源与规定的电流阶跃测试方案

如何进行分FPGA模块划分

模块划分,顾名思义是指模块的划分。但是,明德扬至简设计法提出的模块划分,是广义的“模块划分”。后续所....

发表于 04-20 02:44 47次阅读
如何进行分FPGA模块划分

基于FPGA开发的万年历系统

与传统计时工具如钟表日历等相比,数字万年历具备精确度高、成本低廉、运行稳定、功能多样等众多优点,因此....

发表于 04-19 12:35 87次阅读
基于FPGA开发的万年历系统

基于fpga的数字时钟设计应用

本工程包括矩阵键盘和数码管显示模块,共同实现一个带有闹钟功能、可以设置时间的数字时钟。具体功能如下:....

发表于 04-19 10:27 94次阅读
基于fpga的数字时钟设计应用

基于FPGA的篮球24秒倒计时系统设计

本工程包含了两个按键和4位数码管显示,共同实现一个篮球24秒倒计时、并具有暂停和重新计数复位的功能。....

发表于 04-19 10:24 71次阅读
基于FPGA的篮球24秒倒计时系统设计

6个步骤 让你成为FPGA设计高手

VHDL和verilog各有优点,选择一个,建议选择verilog。熟练使用设计软件,知道怎样编译、....

发表于 04-19 09:05 117次阅读
6个步骤 让你成为FPGA设计高手

fpga就业怎么样_fpga工程师是青春饭吗_fpga工程师发展前景

随着科技的发展,注册送38体验金提高产品性能要求越来越高,近几年可编程的门阵列(FPGA)注册送38体验金发展迅速,其高度的....

的头像 陈翠 发表于 04-19 09:03 333次阅读
fpga就业怎么样_fpga工程师是青春饭吗_fpga工程师发展前景

如何排除FPGA电源定序问题

当电源定序不当时,就有可能发生闭锁失灵或电流消耗过大的现象。如果两个电源加到芯核接口和I/O接口上的....

发表于 04-19 01:59 117次阅读
如何排除FPGA电源定序问题

请教FPGA实现100Mbps通信的问题

发表于 04-18 16:06 206次阅读
请教FPGA实现100Mbps通信的问题

fpga应用领域_fpga应用三个主要方向

本文首先介绍了fpga的优势及特点,其次介绍了fpga的应用领域,最后阐述了fpga应用的三个主要方....

发表于 04-18 10:15 136次阅读
fpga应用领域_fpga应用三个主要方向

一文看懂fpga和单片机的区别

本文首先介绍了fpga的工作原理及特点,其次介绍了单片机的工作原理及特点,最后阐述了fpga和单片机....

的头像 陈翠 发表于 04-18 09:51 504次阅读
一文看懂fpga和单片机的区别

一文解析FPGA的片上资源使用情况(组合逻辑及时序逻辑)

本文主要介绍的是FPGA的片上资源使用情况,分别是从组合逻辑及时序逻辑来详细的分析。

发表于 04-18 09:06 194次阅读
一文解析FPGA的片上资源使用情况(组合逻辑及时序逻辑)

基于FPGA为实现平台的低功耗高速解码器系统

在本文中,利用自编码神经网络的编码器对输入数据进行编码,所得到隐含层的输出数据称为原始数据的编....

基于FPGA为实现平台的低功耗高速解码器系统

ARM,DSP,FPGA,CPLD,SOPC,SOC的区别 FPGA与CPLD的区别详解

ARM,DSP,FPGA,CPLD,SOPC,SOC之间有什么区别和联系 arm是一种嵌入式芯片,比....

发表于 04-18 07:19 81次阅读
ARM,DSP,FPGA,CPLD,SOPC,SOC的区别 FPGA与CPLD的区别详解

Xilinx Zynq-7000 All Programmable SoC平台的机器视觉解决方案

当前工业工厂自动化需要机器视觉来快速准确检测检查生产线,确保高质量控制。这些稳定可靠的系统需要从简单....

发表于 04-17 17:57 57次阅读
Xilinx Zynq-7000 All Programmable SoC平台的机器视觉解决方案

掌握 Verilog FPGA设计和验证方法是AI时代系统设计师的生命线

在嵌入式系统研发领域,随着产品AI化升级进程,原先设计常规数字系统的FPGA硬件工程师和系统软件设计....

的头像 嵌入式资讯精选 发表于 04-17 16:12 462次阅读
掌握 Verilog FPGA设计和验证方法是AI时代系统设计师的生命线

ECP5-5G及ECP5-5G Versa开发板主要特性

Lattice公司的ECP5-5G系列是低成本低功耗小尺寸的FPGA系列产品,提供高性能特性如增强的....

发表于 04-17 03:38 41次阅读
ECP5-5G及ECP5-5G Versa开发板主要特性

嵌入式视觉和网络边缘智能应用市场前景愈加明朗

十年前,嵌入式视觉注册送38体验金主要用于比较少见、高度专业化的应用。今天,设计工程师们在越来越多新兴的工业、汽....

的头像 人间烟火123 发表于 04-16 17:20 1816次阅读
嵌入式视觉和网络边缘智能应用市场前景愈加明朗

FPGA外接DDR3,引脚配置完成后,编译出现如下错误

发表于 04-16 16:35 268次阅读
FPGA外接DDR3,引脚配置完成后,编译出现如下错误

百度和赛灵思加码FPGA 云加速人工智能应用大比拼

本次大赛将以一个互联网应用(如CTR)为切入点,比赛协办方将提供资源(包括 AI 加速器)和数据集,....

发表于 04-13 16:51 71次阅读
百度和赛灵思加码FPGA 云加速人工智能应用大比拼

基于数字特征的识别算法设计实现

基于数字特征的识别算法其核心是通过对数字的形状以及结构等几何特征进行分析与统计,通过对数字特征的识别....

发表于 04-13 16:39 128次阅读
基于数字特征的识别算法设计实现

基于FPGA微秒级实时金融指数行情计算

研究实时金融指数行情数据的高速分发及应用接口注册送38体验金,采用高速传输总线结构实现实时金融指数行情数据的提取....

的头像 Duke 发表于 04-13 16:07 845次阅读
基于FPGA微秒级实时金融指数行情计算

使用英特尔 FPGA 加速企业工作负载已成为主流趋势

英特尔宣布原始设备制造商 (OEM) 在其服务器系列中采用了英特尔现场可编程门阵列 (FPGA) 加....

的头像 人间烟火123 发表于 04-12 12:51 2243次阅读
使用英特尔 FPGA 加速企业工作负载已成为主流趋势

Basys3 时钟上升沿很长,是什么原因?

发表于 04-12 10:50 260次阅读
Basys3 时钟上升沿很长,是什么原因?

FPGA介绍及现状分析_如何学习FPGA?

中国每年对于FPGA设计人才的需求缺口巨大,FPGA设计人才的薪水也是行业内最高的。目前,美国已有F....

的头像 lyj159 发表于 04-10 10:22 391次阅读
FPGA介绍及现状分析_如何学习FPGA?

开发FPGA的第一步,当然是选择一片符合设计需求的芯片

首先需要分析功能需求,然后在平衡资源与速度后,估计速度需求。同样也可以根据之前的设计来确定,根据FP....

的头像 FPGA极客空间 发表于 04-08 16:22 573次阅读
开发FPGA的第一步,当然是选择一片符合设计需求的芯片

版主 你好,我在论坛查到FPGA的数字电压表的设计已经过期了。

发表于 04-08 14:42 150次阅读
版主  你好,我在论坛查到FPGA的数字电压表的设计已经过期了。

解决FPGA一个解复用和时钟域转换问题

SERDES恢复出的数据进入FPGA有一个解复用和时钟域转换的问题,Stratix GX包含了专用电....

的头像 FPGA极客空间 发表于 04-08 08:46 1290次阅读
解决FPGA一个解复用和时钟域转换问题

一文知晓FPGA与ARM、DSP的不同点

FPGA并不是万能的。相对于串行结构处理器,其设计的灵活性是以工作量的增加为代价的。FPGA与ARM....

发表于 04-08 08:27 186次阅读
一文知晓FPGA与ARM、DSP的不同点

基于verilog的计步器设计

发表于 04-05 09:59 273次阅读
基于verilog的计步器设计

基于14纳米工艺的原型GPU,包含现场可编程门阵列

英特尔通过聘请业内最知名的AMD前GPU架构师Raja Koduri负责研发其独立GPU产品。

的头像 嵌入式资讯精选 发表于 04-04 08:52 1665次阅读
基于14纳米工艺的原型GPU,包含现场可编程门阵列

因特尔Cyclone 10 LP FPGA评估板电路图集及PCB装配图

Intel公司的Cyclone 10 LP FPGA系列是低成本和低静态功耗的器件,提供高密度可编门....

发表于 04-04 08:15 99次阅读
因特尔Cyclone 10 LP FPGA评估板电路图集及PCB装配图

美高森美PolarFire FPGA器件荣获《今日澳门十三第送38元彩金》和21ic.com颁发 “2017年度产品奖”

 致力于在功耗、安全、可靠性和性能方面提供差异化的领先半导体注册送38体验金方案供应商美高森美公司(Micros....

的头像 人间烟火123 发表于 04-03 10:40 2212次阅读
美高森美PolarFire FPGA器件荣获《今日澳门十三第送38元彩金》和21ic.com颁发 “2017年度产品奖”

采用Zynq UltraScale+MPSoC进行基于软件的创造性应用开发

ZCU104 评估套件可帮助设计人员为监控、高级驾驶员辅助系统 (ADAS)、机器视觉、增强实境 (....

的头像 FPGA开发圈 发表于 04-03 08:30 2576次阅读
采用Zynq UltraScale+MPSoC进行基于软件的创造性应用开发

FPGA比CPU和GPU快的原因

CPU和GPU都属于冯·诺依曼结构,指令译码执行,共享内存。FPGA之所以比CPU、GPU更快,本质....

的头像 嵌入式资讯精选 发表于 04-02 17:52 689次阅读
FPGA比CPU和GPU快的原因

fpga的图像mif文件vga显示问题,出来是白色一片

发表于 04-02 16:43 241次阅读
fpga的图像mif文件vga显示问题,出来是白色一片

赛灵思Victor Peng:发明了FPGA再推出了一种碾压FPGA的新产品

2018 年 3 月 16 日,赛灵思又面向中国市场专门举行了一场信任 CEO 见面会,会上,已经在....

的头像 芯智讯 发表于 04-02 11:06 472次阅读
赛灵思Victor Peng:发明了FPGA再推出了一种碾压FPGA的新产品

系统关键注册送38体验金通用评估平台,轻松集成FPGA设计

系统设计有时十分复杂,需要充分了解许多不同的元件,如果解决方案的各环节可以进行原型制作并快速演示,就....

的头像 澳门十三第送38元彩金设计 发表于 04-02 09:33 2280次阅读
系统关键注册送38体验金通用评估平台,轻松集成FPGA设计

基于FPGA核心实施现代航空澳门十三第送38元彩金设计方法

本文将介绍一种基于现场可编程门阵列 (FPGA) 核心的实施体现了先进的现代航空澳门十三第送38元彩金设计方法。这项技....

的头像 澳门十三第送38元彩金设计 发表于 04-02 09:27 2769次阅读
基于FPGA核心实施现代航空澳门十三第送38元彩金设计方法

DSP专家给你一个选择FPGA的理由

FPGA 对绝大多数的人来说相对有些陌生。经常有朋友问我,你们成天搞的这个 FPGA 到底是什么东西....

的头像 澳门十三第送38元彩金发烧友网工程师 发表于 03-31 08:20 3582次阅读
DSP专家给你一个选择FPGA的理由

“2017中国澳门十三第送38元彩金工程师生活与工作状况调查”结果分析

今日发布“2011中国澳门十三第送38元彩金工程师生活与工作状况调查”结果。本次调查从2011年4月25日开始,至5月....

的头像 澳门十三第送38元彩金发烧友网工程师 发表于 03-31 07:14 605次阅读
“2017中国澳门十三第送38元彩金工程师生活与工作状况调查”结果分析

FPGA时序约束简介

在简单电路中,当频率较低时,数字信号的边沿时间可以忽略时,无需考虑时序约束。但在复杂电路中,为了减少....

的头像 FPGA极客空间 发表于 03-30 13:42 383次阅读
FPGA时序约束简介

【下载】《CPLD/FPGA的开发与应用》

发表于 03-29 17:11 1076次阅读
【下载】《CPLD/FPGA的开发与应用》

怎么看FPGA管脚定义

发表于 03-29 10:53 381次阅读
怎么看FPGA管脚定义

异步电路中时钟如何同步的多种方法

时钟是数字电路中所有信号的参考,特别是在FPGA中,时钟是时序电路的动力,是血液,是核心。

的头像 FPGA极客空间 发表于 03-28 17:12 799次阅读
异步电路中时钟如何同步的多种方法

FPGA相比CPU在运算中的优势

FPGA相比于CPU,最大的优点在于速度,简单来讲,FPGA是靠控制每个时钟(Cycle)来驱动信号....

的头像 FPGA极客空间 发表于 03-28 17:10 965次阅读
FPGA相比CPU在运算中的优势
博聚网